Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Упрощенная структура МП Pentium Pro

Отличительные особенности

Pentium Pro

Основные правила спаривания команд для процессора Pentium

Конвейер FPU Pentium

ЕХ – чтение ________________________, преобразование данных из формата с плавающей точкой в формат для хранения в памяти и ____________________;

X1 – выполнение операции, ступень 1, включающее преобразование операнда __________________________ FPU и запись операнда в ________________);

Х2 – выполнение операции, ступень 2;

WF – выполнение округления и запись результата в _________;

ER – сообщение об ошибке и модификация ____________________.

 

Обе команды должны быть «простыми».

Между командами недопустимы регистровые зависимости типа RAW или WAW.

В командах недопустимы смещение или непосредственный операнд.

Команды с префиксами (за исключением 0Fh в командах Jcc) выполняются только в U-конвейере.

 

 

– динамическое исполнение;

– 3 конвейера с 14 ступенями;

– совместное применение _____________________________________ методов предсказания переходов;

– два ________________________;

– архитектура двойной независимой шины (DIB – Dual Independent Bus);

– интегрированный ______________________ объемом 256-512 Кбайт (есть версии 1 Мбайт), подключенный к внутренней шине;

– реализация преимуществ параллельного исполнения (особенно 32-битного кода) без перекомпиляции ПО;

– команды __________ пересылки данных, позволяющие сократить количество условных переходов;

– ЕСС-контроль шины и (некоторые версии) L2-кэш;

– повышенная устойчивость к сбоям за счет средств анализа и восстановления после отказов;

– поддержка многопроцессорных систем (SMP).

Первая модель: частота – 150 МГц, напряжение питания – 3,1 В, L2-кэш – 256 Кбайт.

Последующие: частота – 166, 200 МГц, напряжение питания – 3,3 В, L2-кэш – 256/512 Кбайт.

 

 


Технология «Dynamic Execution»

Составляющие элементы:

– предсказание переходов (branch prediction);

– динамический анализ потока данных (dynamic data flow analysis);

– «спекулятивное» выполнение инструкций (speculative execution).

<== предыдущая лекция | следующая лекция ==>
Целочисленный конвейер МП Pentium | Системная шина GTL МП Pentium Pro
Поделиться с друзьями:


Дата добавления: 2014-01-11; Просмотров: 417; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.011 сек.