Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Архитектура F28x




В нем поддерживаются операции с плавающей точкой.

F28x = C28x + Flash.

Имеются дополнительные регистры:

Регистры R0H – R7H используются для хранения результатов операции с плавающей точкой, 32 бита.

Регистр FPU Status Register (STF) - регистр статуса блока с плавающей точкой, 32 бита. Его структура:

  30 -10   8 - 7              
SDWS резерв RND32 резерв TF ZI NI ZF NF LUF LVF
    бит округления   Флаг теста Флаг 0 целого числа Флаг <0 целого числа Флаг 0 числа c ПТ Флаг <0 числа ПТ Флаг переполнения Флаг переполнения

Регистр блока повторов (Repeat Block - RB), 32 бита. Его структура:

    29 - 23 22 - 16 15 - 0
RAS – бит прерывания RA – бит активности блока (0 или 1) RSize – размер блока повторения RE – адрес конца RC – счетчик повторов

Блок-схема.

Ядро процессора с производительностью 300MFLOPs при частоте 150МГц включает:

· 32x32 аппаратный умножитель.

· 32-разрядные таймеры (3).

· Встроенный модуль отладки (JTAG реального времени).

· Атомарное АЛУ, выполняющее короткие RISC инструкции.

· 32-разрядный модуль умножитель с ПТ.

Подсистема памяти:

· Flash до 512 Кбайт.

· ОЗУ (RAM) 68 Кбайт.

· Загрузочное ПЗУ (ROM).

· Интерфейс EMIF.

· 6 каналов прямого доступа к памяти (DMA).

Периферийный модули:

· 18 модулей ШИМ.

· Высокоскоростной встроенный АЦП.

· 6 модулей захвата (CAP).

· 88 выводов общего назначения.

· 2 канала McBSP с возможностью конфигурирования в режим SPI.

· Порт CAN 2.0b с 32 почтовыми ящиками (mailboxes).

· Интерфейс PC со скоростью 480 кбит/с.

· 2 импульсных квадратурных декодера (QEP).

Питание:

· Ядро 1,9 В.

· 3,3 В периферия.




Поделиться с друзьями:


Дата добавления: 2014-10-17; Просмотров: 327; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.008 сек.