Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Многоразрядный двоичный сумматор параллельного действия




Многоразрядный двоичный сумматор последовательного действия

 

Сумматор последовательного действия состоит из одноразрядного сумматора, выход переноса которого p i+1 соединён с входом переноса через D-триггер (триггер памяти). Сдвиговые регистры Рг1 и Рг2 служат для подачи на входы сумматора разрядов слагае-мых, регистр Рг3 - для приёма выдаваемых сумматором разрядов суммы. Сложение осуществляется одним сумматором, так как числа подаются

последовательно, младшими разрядами вперёд. Схема последовательного сумматора приведена на рисунке 3.4.3, в.

С первым тактовым импульсом на входы сумматора поступают из регистров Рг1 и Рг2 цифры первых разрядов a 1 и b 1 , из D-триггера на вход переноса p i подаётся логический ноль. На выходе сумматора формируются первый разряд суммы s 1 , который поступает на вход регистра Рг3 и перенос p 1 , принимаемый в D-триггер. Второй тактовый импульс сдвигает содержимое регистров на один разряд вправо, при этом на входы сумматора поступают цифры вторых разрядов a 2 и b 2 слагаемых и перенос p 1 . Получающаяся цифра второго разряда суммы s 2 вдвигается в регистр Рг3, перенос p 2 принимается в D-триггер и т. д.

Достоинство сумматора последовательного действия: малый объём оборудования, недостаток – низкое быстродействие.

 

 

Схема параллельного сумматора приведена на рисунке 3.4.4, а. Он состоит из отдельных разрядов, каждый из которых содержит одноразрядный сумматор.

а б в

Рисунок 3.4.4 – Схемы параллельных сумматоров: а) с последовательным

переносом; б) с параллельным переносом (блоком ускоренного переноса);

в) схема блока ускоренного переноса

 

При подаче слагаемых цифры их разрядов поступают на соответствующие однораз-рядные сумматоры. Каждый из них формирует на своих выходах цифру соответствую-щего разряда суммы и перенос в сумматор старшего разряда. Импульс переноса в старший разряд формируется только после того, как будет сформирован и получен перенос из предыдущего младшего разряда. В наиболее неблагоприятном случае возникший в младшем разряде перенос последовательно вызывает переносы 1

во всех остальных разрядах. При этом суммарное время передачи переносов составит: tΣ = nt1, где n – число разрядов, t1 – задержка распространения переноса в одном разряде.




Поделиться с друзьями:


Дата добавления: 2015-06-27; Просмотров: 3322; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.011 сек.