Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Структурная и функциональная организация процессоров




Структурно процессор, как и всякое операционное устройство, состоит из операционного автомата и управляющего автомата (Control Unit, CU) (рис. 2.5). В операционном автомате в свою очередь выделяют по крайней мере две части:

· устройство обработки данных (Execution Unit, EU);

· интерфейсное устройство (Bus Unit, BU).

BU обеспечивает обмен информацией между процессором, памятью и другими устройствами. В его задачу входит формирование адресов для обращения к ОЗУ и периферийным устройствам, а также управляющих сигналов, сопровождающих обмен, прием и передачу данных по шине процессора. В соответствии с этим, к BUимеет шину адреса Address Bus (AB), шину данных Data Bus (DB) и шину управления Control Bus (CB) для подключения к соответствующим шинам шины процессора. Команды, считываемые процессором из памяти, в зависимости от ситуации либо сразу передаются для выполнения в устройство управления, либо временно размешаются во внутренней кэш-памяти процессора.

Код команды, поступившей в УА, дешифрируется в результате чего АУ переходит к выполнению соответствующей микропрограммы. Кэш-память процессора позволяет производить считывание последующих команд из памяти в процессор не дожидаясь завершения выполнения текущей команды. Для этого используются те машинные циклы, в которых нет обмена с памятью.

Данные, считываемые из памяти, интерфейсное устройство по управляющим сигналам от УА передает в устройство обработки данных.

Рис. 2.5

 

 

EU универсальных процессоров, в силу своего назначения, строятся на основе АЛУ и регистровой памяти. Обмен данными устройства обработки данных организуется через BU.

В CISC-архитектуре микропрограммы машинных команд с целью унификации строятся из типовых микропроцедур, называемых машинными циклами. Цикл соответствует выполнению какого-либо законченного действия. Примерами машинных циклов являются чтение, запись, прерывание, останов. Циклы, связанные с передачей между процессором и другими устройствами, в общем случае называются циклами обмена.




Поделиться с друзьями:


Дата добавления: 2014-01-06; Просмотров: 1074; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.011 сек.