КАТЕГОРИИ: Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748) |
Схемы контроля паритета
С целью повышения надежности передачи двоичной информации применяют множество способов обнаружения ошибок. Сущность одного из них состоит в том, что к передаваемому слову добавляется один контрольный разряд, состояние которого (ноль или единица) должно дополнять количество единиц в передаваемом слове до четного (контроль четности). Принимаемое двоичное слово с учётом контрольного разряда проверяется на четность. Если четности нет, то произошла ошибка.
Для организации схем контроля паритета применяют логические элементы "исключающее ИЛИ", исполняющие роль сумматоров по модулю 2. На рис…… показано такое устройство на четыре разряда. F - контрольный разряд. Сигнал на входе V определяет вид используемого паритета. При V=0 осуществляется контроль четности, при V=1 – контроль нечетности. Например, для передаваемого двоичного кода 1101 на верхнем входе последнего элемента формируется уровень лог. 1. Если V=0, то в контрольный разряд добавляется лог. 1, т.е. сумма передаваемых лог. 1 становится четной. Примером схем проверки четности в интегральном исполнении служит микросхема 564СА1. Эта микросхема определяет паритет двоичного слова до 12 разрядов.
Дата добавления: 2014-01-15; Просмотров: 1151; Нарушение авторских прав?; Мы поможем в написании вашей работы! Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет |