Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Организация шины процессора и циклы шины




ШИ ЦП i486 предназначен для связи с другими устройствами. Сигналы шины по их функциям классифицируются (объединяются) в группы (см. рис.1);

* адреса 32 бита;

* данных 32 бита;

* управления и арбитража;

* определения цикла шины;

* управление размером передаваемых данных;

* управления внешней кэш-памятью;

* управления ошибками передач и с ПЗ.

Среди особенностей ШИ ЦП i486 следует отметить;

Þ немультиплексированные 32-разрядные шины адреса и данных;

Þ одночастотную (1х) синхронизацию (ранее было две частоты для различных устройств путем деления опорной частоты);

Þ операции захвата, блокирования и псевдоблокирования шины;

Þ пакетные передачи по 16 байт;

Þ кэшируемые передачи;

Þ поддержку согласованности внутренней и внешней кэш-памяти (УУ ЦП вырабатывает управляющие сигналы для внешней кэш-памяти, а наличие внешней кэш-памяти задается в регистрах управления ЦП);

Þ обработку ошибок с ПЗ (ранее сопроцессор подключался к СШ и был внешним по отношению к БИС ЦП);

Þ поддержку 8/16-разрядных периферийных устройств для совместимости с младшими моделями и другие.

Адресное пространство команд отделено от адресного пространства ввода/вывода, т.е. их адреса могут пересекаться. Допускается адресация памяти до 4 Гбайт (32-разрядные адреса). Адресные пространства памяти и ввода/вывода имеют аппаратную поддержку защиты и мультизадачности.

ОП реализована в виде четырех банков памяти по байту. Для программиста доступны 8/16/32-разрядные данные, задаваемые префиксом и КОП и другие структуры данных (строки, ПЗ и т.д.).

Для реализации доступа к байту, слову, двойному слову на аппаратном уровне ЦП вырабатывает сигналы на шину управление размером сигналы ВЕ#3-BE0#, определяющие выбор банков ОП, к которым осуществляется обращение.

Данные считаются выровненными в ОП, если адрес кратен их ширине. Однако в ЦП i486 данные считаются выровненными, если их можно считать за одно обращение к памяти.

Выравнивание данных влияет на производительность процессора, так как передача выровненных слов и двойных слов занимает один цикл шины, а не выровненных два.

 

 





Поделиться с друзьями:


Дата добавления: 2014-01-14; Просмотров: 339; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.01 сек.