Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Ти битный слот




Ми битный слот

Слоты расширения материнской платы

Назначение выводов игрового порта

Переходник 9 на 15 контактов

Назначение вывода 9ти контактного разъема Назначение вывода 15ти контактного разъема
Красный     Красный
Зеленый     Зеленый
Синий     Синий
Синхронизация по горизонтали     Синхронизация по горизонтали
Синхронизация по вертикали     Синхронизация по вертикали
Красный (корпус)     Контрольный красный
Зеленый (корпус)     Контрольный зеленый
Синий (корпус)     Контрольный синий
Синхросигнал (корпус)     Корпус (цифровой)
      Корпус
Сигнал
  +5В
  Кнопка 4
  Позиция 0
  Корпус
  Корпус
  Позиция 1
  Кнопка 5
  +5В
  +5В
  Кнопка 6
  Позиция 2
  Корпус
  Позиция 3
  Кнопка 7
  +5В

(не совсем про кабели, но пригодится)

Сторона монтажа Сторона пайки
Сигнал Значение Сигнал Значение
A1 I/O CH CK Контроль канала ввода-вывода B1 GND Земля
A2 D7 Линия данных 8 B2 RES DRV Сигнал Reset
A3 D6 Линия данных 7 B3 +5V +5В
A4 D5 Линия данных 6 B4 IRQ2 Запрос прерывания 2
A5 D4 Линия данных 5 B5 -5V -5В
A6 D3 Линия данных 4 B6 DRQ2 Запрос DMA 2
A7 D2 Линия данных 3 B7 -12V -12В
A8 D1 Линия данных 2 B8 RES Зарезервировано
A9 D0 Линия данных 1 B9 +12V +12В
A10 I/O CN RDY Контроль готовности канала ввода-вывода B10 GND Земля
A11 AEN Adress Enable, контроль за шиной при CPU и DMA-контроллере B11 MEMW Данные записываются в память
A12 A19 Адресная линия 20 B12 MEMR Данные считываются из памяти
A13 A18 Адресная линия 19 B13 IOW Данные записываются в I/O порт
A14 A17 Адресная линия 18 B14 IOR Данные читаются из I/O порта
A15 A16 Адресная линия 17 B15 DACK3 DMA-Acknowledge (подтверждение) 3
A16 A15 Адресная линия 16 B16 DRQ3 Запрос DMA 3
A17 A14 Адресная линия 15 B17 DACK1 DMA-Acknowledge (подтверждение) 1
A18 A13 Адресная линия 14 B18 IRQ1 Запрос прерывания 1
A19 A12 Адресная линия 13 B19 REFRESH Регенерация памяти
A20 A11 Адресная линия 12 B20 CLC Системный такт 4,77 МГц
A21 A10 Адресная линия 11 B21 IRQ7 Запрос прерывания 7
A22 A9 Адресная линия 10 B22 IRQ6 Запрос прерывания 6
A23 A8 Адресная линия 9 B23 IRQ5 Запрос прерывания 5
A24 A7 Адресная линия 8 B24 IRQ4 Запрос прерывания 4
A25 A6 Адресная линия 7 B25 IRQ3 Запрос прерывания 3
A26 A5 Адресная линия 6 B26 DACK2 DMA-Acknowledge (подтверждение) 2
A27 A4 Адресная линия 5 B27 T/C Terminal Count, сигнализирует конец DMA-трансформации
A28 A3 Адресная линия 4 B28 ALE Adress Latch Enabled, расстыковка адрес/данные
A29 A2 Адресная линия 3 B29 +5V +5В
A30 A1 Адресная линия 2 B30 OSC Частота тактового генератора 14,31818 МГц
A31 A0 Адресная линия 1 B31 GND Земля
Сторона монтажа Сторона пайки
Сигнал Значение Сигнал Значение
A1 I/O CH CK Контроль канала ввода-вывода B1 GND Земля
A2 D7 Линия данных 8 B2 RES DRV Сигнал Reset
A3 D6 Линия данных 7 B3 +5V +5В
A4 D5 Линия данных 6 B4 IRQ9 Каскадирование второго контроллера прерываний
A5 D4 Линия данных 5 B5 -5V -5В
A6 D3 Линия данных 4 B6 DRQ2 Запрос DMA 2
A7 D2 Линия данных 3 B7 -12V -12В
A8 D1 Линия данных 2 B8 RES Коммуникация с памятью без времени ожидания
A9 D0 Линия данных 1 B9 +12V +12В
A10 I/O CN RDY Контроль готовности канала ввода-вывода B10 GND Земля
A11 AEN Adress Enable, контроль за шиной при CPU и DMA-контроллере B11 SMEMW Данные записываются в память (до 1М байта)
A12 A19 Адресная линия 20 B12 SMEMR Данные считываются из памяти (до 1 Мбайта)
A13 A18 Адресная линия 19 B13 IOW Данные записываются в I/O порт
A14 A17 Адресная линия 18 B14 IOR Данные читаются из I/O порта
A15 A16 Адресная линия 17 B15 DACK3 DMA-Acknowledge (подтверждение) 3
A16 A15 Адресная линия 16 B16 DR Q3 Запрос DMA 3
A17 A14 Адресная линия 15 B17 DACK1 DMA-Acknowledge (подтверждение) 1
A18 A13 Адресная линия 14 B18 IRQ1 Запрос IRQ 1
A19 A12 Адресная линия 13 B19 REFRESH Регенерация памяти
A20 A11 Адресная линия 12 B20 CLC Системный такт 4,77 МГц
A21 A10 Адресная линия 11 B21 IRQ7 Запрос IRQ 7
A22 A9 Адресная линия 10 B22 IRQ6 Запрос IRQ 6
A23 A8 Адресная линия 9 B23 IRQ5 Запрос IRQ 5
A24 A7 Адресная линия 8 B24 IRQ4 Запрос IRQ 4
A25 A6 Адресная линия 7 B25 IRQ3 Запрос IRQ 3
A26 A5 Адресная линия 6 B26 DACK2 DMA-Acknowledge (подтверждение) 2
A27 A4 Адресная линия 5 B27 T/C Terminal Count, сигнализирует конец DMA-трансформации
A28 A3 Адресная линия 4 B28 ALE Adress Latch Enabled, расстыковка адрес/данные
A29 A2 Адресная линия 3 B29 +5V +5В
A30 A1 Адресная линия 2 B30 OSC Такт осциллятора 14,31818 МГц
A31 A0 Адресная линия 1 B31 GND Земля
C1 SBHE System Bus High Enabled, сигнал для 16-разрядных данных D1 MEM CS 16 Memory Chip Select (выбор)
C2 LA23 Адресная линия 24 D2 I/O CS 16 I/O карта с 8 бит/16 бит переносом
C3 LA22 Адресная линия 23 D3 IRQ10 Запрос прерывания 10
C4 LA21 Адресная линия 22 D4 IRQ11 Запрос прерывания 11
C5 LA20 Адресная линия 21 D5 IRQ12 Запрос прерывания 12
C6 LA19 Адресная линия 20 D6 IRQ15 Запрос прерывания 15
C7 LA18 Адресная линия 19 D7 IRQ14 Запрос прерывания 14
C8 LA17 Адресная линия 18 D8 DACK0 DMA-Acknowledge (подтверждение) 0
C9 MEMR Чтение данных из памяти D9 DRQ0 Запрос DMA 0
C10 MEMW Запись данных в память D10 DACK5 DMA-Acknowledge (подтверждение) 5
C11 SD8 Линия данных 9 D11 DRQ5 Запрос DMA 5
C12 SD9 Линия данных 10 D12 DACK6 DMA-Acknowledge (подтверждение) 6
C13 SD10 Линия данных 11 D13 DRQ6 Запрос DMA 6
C14 SD11 Линия данных 12 D14 DACK7 DMA-Acknowledge (подтверждение) 7
C15 SD12 Линия данных 13 D15 DRQ7 Запрос DMA 7
C16 SD13 Линия данных 14 D16 +5V +5В
C17 SD14 Линия данных 15 D17 MASTER Сигнал Busmaster
C18 SD15 Линия данных 16 D18 GND Земля



Поделиться с друзьями:


Дата добавления: 2014-12-07; Просмотров: 301; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.013 сек.