КАТЕГОРИИ: Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748) |
Регистры
Регистр – это последовательностное устройство, предназначенное для записи, хранения и(или) сдвига информации, записанной в виде многоразрядного двоичного кода. Регистры могут быть двух видов – последовательные и параллельные, последовательные, это скоростные регистры, но они громоздки при использовании многоразрядного кода. Рассмотрим простейший параллельный регистр для хранения и передачи одного байта информации. Один триггер может хранить и передавать один бит информации, следовательно понадобится 8 триггеров, построим схему на основе D-триггеров. При поступлении положительного импульса, регистр передает информацию с входа на выход, при поступлении отрицательного, находится в состоянии хранения информации. Регистр сдвига на основе JK-триггеров строится на последовательном соединении. Рассмотрим следующую схему:
Сигнал подается на вход данных начиная с младшего разряда, за каждый такт схема принимает один разряд и он передвигается с первого триггера до четвертого за пять тактов. Алгоритм передачи следующий: 1. На вход сброса подается логическая единица, потом логический ноль, происходит сброс информации и очистка триггеров. 2. подается на тактовый вход единица 3. младший разряд кодового слова переходит на первый триггер 4. на тактовый вход – ноль 5. на тактовый вход единица 6. младший разряд кодового числа передается на второй триггер, следующий разряд на первый. 7. далее информация передается на сумматор или другое исполнительное устройство
Дата добавления: 2014-01-04; Просмотров: 353; Нарушение авторских прав?; Мы поможем в написании вашей работы! Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет |