Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Полусумматор, полный сумматор

Сумматоры

§40.1 Классификация сумматоров.

Сумматоры различаются по количеству входов и выполняемым операциям.

1. Полусумматор – имеет 2 входа и 2 выхода, предназначен для сложения двух одноразрядных кодов.

2. Полный сумматор – 3 входа, 2 выхода. Формирует сигнал переноса из предыдущего разряда и сигнал переноса в последующий разряд, используется для промежуточного суммирования одноразрядных кодов.

3. Многоразрядный сумматор – предназначен для сложения многоразрядных кодов, формирует код суммы и сигнал переноса в старший разряд, если код результата сложения больше разрядности сумматора.

Многоразрядные сумматоры могут быть двух видов: последовательные и параллельные, в параллельных сигнал суммы и сигнал переноса формируется одновременно во всех разрядах, в последовательных сложение происходит последовательно, начиная с младшего разряда.

Рассмотрим подробнее каждый вид сумматоров.

 

Для понимания механизма сложения необходимо рассмотреть сам процесс сложения, например, сложение в двоичной системе счисления 1+1=10, здесь должен формироваться сигнал суммы S=0, и сигнал переноса в старший разряд Р=1. Такое сложение осуществляется с помощью операции – исключающее ИЛИ.

 

 

 

Время выполнения операции суммирования: t=3tз.р., где tз.р – время задержки распространения заряда для базового логического элемента на основе которого выполнена схема.

Если объединить два полусумматора – получим полный сумматор, имеющий возможность принимать перенос из младшего разряда и переносящий в старший.

       
 
   
 

 

 


Время выполнения операции суммирования: t=5tз.р

 

<== предыдущая лекция | следующая лекция ==>
Устройство микропроцессора | Многоразрядный параллельный сумматор
Поделиться с друзьями:


Дата добавления: 2014-01-04; Просмотров: 1171; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.01 сек.