Студопедия

КАТЕГОРИИ:


Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748)

Альтернативные функции

Встроенные периферийные устройства МК

Архитектура портов ввода\вывода базовой модели

Базовая модель имеет 4 порта ввода\вывода: Р0, Р1, Р2, Р3. Каждый порт имеет 8 линий ввода\вывода. Каждая линия порта может быть запрограммирована для работы на ввод или на вывод, изначально все работают на ввод.

Р0 – двунаправленный порт, Р1-Р3 – квази двунаправленные.

С точки зрения пользователя Р1 – Р3 при вводе данных выполняют логическое умножение вводимых данных (данных на пинах микросхем) на содержимое регистра защелки.

Схемотехника порта включает входной буфер, регистр защелки, выходной драйвер. Выходной драйвер определяет ток нагрузки, который может дать этот узел.

Р0 3,2мА = 2 ТТЛ входа

Р1 1,6мА = 1 ТТЛ входа

Режимы входного буфера и выходного буфера у базовой модели не программируются.

В квазипрограммируемых регистрах, если в регистр защелки записано 0FFh, то все работает на ввод.

Линии портов ввода\вывода могут иметь альтернативные функции.

Р0 – вывод младшего байта адреса при работе с внешней памятью данных или программ.

Р2 – вывод и защелкивание в регистре защелки старшего байта адреса.

Р3:

Р3.7 Р3.6 Р3.5 Р3.4 Р3.3 Р3.2 Р3.1 Р3.0
T1 T0 TxD RxD

 

и - генерируются при работе с внешней памятью

T1 и Т0 – подсчет внешних импульсов

и - два внешних запрета прерываний

TxD и RxD – передача и прием через линию

В связи с ограничением числа линий общего пользования в микросхеме 80С535 добавились Р4 и Р5, при этом регистры Р0 – Р4 могут выполнять альтернативные функции.

Р1.0 – ввод\вывод\внешние прерывания \ СС0 (генерация и регистрация событий)

Р1.1 - ввод\вывод\внешние прерывания \ СС1

Р1.2 - ввод\вывод\внешние прерывания \ СС2

Р1.3 - ввод\вывод\внешние прерывания \ СС3

Р1.4 – не имеет альтернативных функций

Р1.5 - ввод\вывод\T2EX (внешний код таймера Т2)

Р1.6 – не имеет альтернативных функций

Р1.7 – ввод\вывод\T2 (линии управления таймера Т2)

 

<== предыдущая лекция | следующая лекция ==>
Режимы адресации | Архитектура таймеров-счетчиков
Поделиться с друзьями:


Дата добавления: 2014-01-05; Просмотров: 758; Нарушение авторских прав?; Мы поможем в написании вашей работы!


Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет



studopedia.su - Студопедия (2013 - 2024) год. Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав! Последнее добавление




Генерация страницы за: 0.012 сек.