КАТЕГОРИИ: Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748) |
Признаков
При использовании вычитающего счётчика с входом S достаточно учитывать только нулевые позиции числа 2n – КС, поскольку в противном случае счётчик никогда не выйдет из начального, единичного, состояния.
Счётчики с произвольным модулем счёта являются основой делителей частоты.
Первый вариант реализуется, например, на реверсивном счётчике: Исходное состояние задаётся кодом по информационным входам D (2n-КС в режиме суммирования или КС в режиме вычитания). Установка счётчика в это состояние (цикл счёта) организуется соединением входа управления предварительной установкой (входа L) с выходом переноса или займа в зависимости от выбранного направления счёта.
D1 CT2 1 N Второй вариант D2 2 предполагает ис- D3 4 С СТ2 Y ЦК z пользование циф- D4 8 Q Вых. рового компарато- L R ра (ЦК). +1 На входы ком- -1 ³15 Вых. паратора подаётся выходной код счётчика и R £ 0 опорный код, соответствующий коэффициен- ту деления N. При достижении счётчиком состояния, код которого равен опорному, компаратор формирует сигнал сброса счётчика в нулевое состояние.
Один из вариантов построения цифрового компаратора при единичном значении сигнала сброса описывается ФАЛ: z = (y1Ån1)Ú(y2Ån2)Ú…Ú(ymÅnm), где m – число разрядов счётчика.
4.ПОЛУПРОВОДНИКОВЫЕ ЗАПОМИНАЮЩИЕ УСТРОЙСТВА.
4.1. Классификация и основные характеристики ЗУ. ЗУ
Оперативные (ОЗУ) Постоянные (ПЗУ) Статические Динамические Масочные Однократно Репрограммируемые (RAM) (RAMD) (ROM) (PROM) (EPROM, EEPROM)
ЗУ разделяются на оперативные (ОЗУ) и постоянные (ПЗУ). ОЗУ предназначены для сравнительно кратковременного хранения информации. При отключении напряжения питания информация в них разрушается. По способу хранения информации в запоминающем элементе различают: 1. Статические ОЗУ (сокращённо обозначаются RAM), где в качестве запоминающих элементов используются асинхронные RS-триггеры. 2. Динамические ОЗУ (сокращённо обозначаются RAMD), в которых хранение информации осуществляется за счёт заряда конденсаторов, сформи-рованных в структуре полупроводника.
ПЗУ предназначены для длительного хранения информации, которая сохраняется и при отсутствии напряжения питания. ПЗУ разделяются на три группы: 1. Масочные ПЗУ (сокращённо обозначаются ROM), в которые информация записывается однократно в процессе изготовления. 2. Однократно программируемые (сокращённо обозначаются PROM), в которые информация записывается также однократно, но пользователем. 3. Перепрограммируемые или репрограммируемые, допускающие возможность стирания и повторной записи информации. ПЗУ, в которых стирание информации обеспечивается электрическим путём, сокращённо обозначаются EEPROM, а ультрафиолетовым облучением – EPROM.
Все типы ЗУ изготавливаются в виде интегральных микросхем. При этом в маркировке микросхем ОЗУ используются буквы РУ. В маркировке микросхем ПЗУ типа ROM используются буквы РЕ, типа PROM – буквы РТ, типа EPROM – буквы РФ, а типа EEPROM – буквы РР.
Выходные цепи ОЗУ организуются с тремя состояниями, а ПЗУ – как с тремя состояниями, так и с открытым коллектором. Важнейшими характеристиками ЗУ являются: 1. Общая ёмкость С, которая определяется числом хранимых слов N и их разрядностью m: С = Nm.
Для хранения одноразрядного слова в ЗУ отводится запоминающий элемент. М-разрядные слова хранятся в ячейках памяти, каждая из кото-рых состоит из m запоминающих элементов.
Ёмкость ЗУ измеряется в битах, байтах (1байт = 8 бит), килобитах (1Кбит = 1024 бит), килобайтах (1Кбайт = 8 Кбит = 8192 бит).
2. Быстродействие характеризуется временем обращения, которое определяется с момента начала записи или считывания информации до момента их завершения, включая и подготовку ЗУ к следующему обращению.
Среди других временных параметров часто приводят длительность импульсов и пауз на различных входах ЗУ, величины временных сдвигов между сигналами и т.д. Эти параметры необходимы для обеспечения устойчивой работы мик-росхемы ЗУ.
3. Напряжение питания, напряжения и токи сигналов в различных режимах работы ЗУ, потребляемая мощность.
4. Соответствие между сигналами управления и режимами работы ЗУ.
4.2. Организация накопителя ЗУ. Накопитель является основной частью ЗУ. Состоит он из отдельных запоминающих элементов, число которых равно числу бит хранимой информации.
У каждого запоминающего элемента имеется определённый номер (адрес), который должен быть указан при каждом обращении к ЗУ. Таким образом, в полупроводниковых ЗУ используется адресный принцип хранения информации.
К накопителю запоминающий элемент подключается с помощью адресных и разрядных линий (проводников). Адресные линии используются для выделения одного или совокупности запоминающих элементов, которым устанавливается режим считывания или записи. По разрядным линиям передаётся записываемая или считываемая информация. В современных ЗУ функции записи и считывания совмещаются на одной разрядной линии.
При построении накопителей используются в основном два способа объединения запоминающих элементов – словарный и матричный. Словарная организация предусматривает одновременное обращение к нескольким находящимся в строке запоминающим элементам (к одному слову). ЛЕКЦИЯ 13 Структура накопителя со словарной организацией имеет вид:
РЛ РЛ РЛ Адрес выбираемой строки определяется подачей разреша- ЗЭm1 ЗЭm2 … ЗЭmn разрядными линиями. В накопителе матричного Разрядная линия типа обеспечивается обраще- ние к каждому запоминающе- му элементу независимо от ЗЭ11 ЗЭ12 ЗЭ1n других. Структура накопителя с та- кой организацией имеет вид: Выбор нужного запомина- ющего элемента задаётся пе- ресечением соответствующих адресных линий по координа- там X и Y, на которые поданы разрешающие сигналы. Адресные линии Y РЛK …РЛ1 Путём наслаивания одноразрядных нако- Соответствующие адресные линии (АЛ) АЛ Y
4.3. Статические ОЗУ. Накопитель статических ОЗУ имеет матричную структуру. Запоминающий элемент накопителя представляет собой RS-триггер, построенный на многоэмиттерных транзисторах: Разрешающий сигнал по адресным ли- ниям (уровень логической 1) определяет факт обращения к запоминающему элемен- VT2 Упр. ту с целью записи или считывания. VT1 АЛ Х При записи информационным входом АЛ Y является разрядная линия (РЛ), а на управляющий вход подаётся сигнал, инверсный информационному. Таким образом, при записи 1 открыт второй транзистор, а 0 – первый. В режиме хранения (на адресных линиях уровень логического 0) эмиттерный ток открытого транзистора замыкается на землю через адресный эмиттер. При считывании на управляющий вход подаётся уровень между 0 и 1 (1 – 1,5 В) и величина тока в разрядной линии определяет состояние триггера. Меньшее значение тока соответствует единичному состоянию, а большее – нулевому. Статические ОЗУ имеют следующее условное графическое обозначение: А1 RAM Символами Аi помечены адресные входы, исполь- А2 зуемые для выбора запоминающего элемента нако- пителя; Аn DO символом W/R – вход выбора режима (write/read W/R - запись/чтение); CS символом CS – вход выбора кристалла (подобен DI стробирующему входу КЦУ); символом DI – информационный вход (input), а DO – выход (output). Микросхема статического ОЗУ имеет следующую структуру: Структура микросхемы включает накопитель (НК), дешифраторы кода адреса строк Х и столбцов Y, усилители записи (УЗ) и считывания (УС), уст- НК DO 2n CS CS W/R Режим n DCY 2n DI W/R 0 1 Счит. УЗ 0 0 Запись
Устройство управления задаёт режимы работы ОЗУ в соответствии с комбинацией сигналов CS и W/R:
В режиме хранения УЗ блокирован, а выходы УС и одного из дешифраторов установлены в третье состояние. В результате разрушена связь накопителя с входом и выходом, что исключает возможность случайного искажения хранимой информации.
Разряды адресной шины А разделяются на две группы, одна из которых определяет номер строки, а другая – номер столбца накопителя. Дешифраторы DCX и DCY формируют разрешающие сигналы по одной строке и одному столбцу накопителя, определяя адресованный запоминающий элемент.
В режиме записи открывается УЗ и бит информации со входа DI записывается в выбранный запоминающий элемент. При этом выход УС остаётся в третьем состоянии.
В режиме считывания бит информации через УС поступает на выход ОЗУ. При этом УЗ остаётся заблокированным.
Во времени сигналы распределяются следующим образом:
В режиме считывания содержимое адресуемого запоминающего элемента формируется на выходе ОЗУ с некоторой задержкой. Задержка имеет место и при переключении выхода ОЗУ в третье состояние после снятия сигнала CS. Эти задержки связаны с процессами включения и выключения выходных цепей. Цикл обращения определяется сигналом CS.
Ёмкость статических ОЗУ не превышает 64 Кбит, а время цикла обращения – четырёх мкс. Потребляемая мощность, за редким исключением, не бывает больше 0,6Вт.
Накопитель динамических ОЗУ имеет словарную организацию.
Бит информации хранится на так называемых "запоминающих емкостях", в качестве которых используются паразитные ёмкости p-n-перехо-да. Следовательно, считывание информации состоит в определении, заряжена или нет запоминающая ёмкость.
Запоминающая ёмкость состояние 0 может сохранять неопределённо долго, а состояние 1, из-за утечки заряда, - только ограниченное время. Поэтому необходимо периодически восстанавливать хранимую информацию. Операция периодического восстановления информации называется рефреш или регенерацией.
Запоминающий элемент динамического ОЗУ строится по следующей схеме: VT1 VT3 Cр Перед считыванием подаётся управля- С ряжается от источника питания.
Если запоминающий элемент хранит 1, то конденсатор С заряжен и тогда транзистор VT2 открыт. В этом случае через открытые транзисторы VT3 и VT2 конденсатор Ср разряжается и низкий уровень сигнала в РЛ соответствует хранимой 1. Если запоминающий элемент хранит 0, то ёмкость С разряжена, транзистор VT2 закрыт и сигнал на АЛ не может вызвать разряд ёмкости Ср. Высокий уровень сигнала в РЛ соответствует хранимому 0.
При записи на АЛ подаётся высокий уровень сигнала, открывающий транзистор VT1, который подключает к РЛ конденсатор С. В результате независимо от своего предыдущего состояния ёмкость оказывается заряженной (за-пись 1) или разряженной (запись 0).
Динамические ОЗУ имеют следующее условное графическое обозначение: А1 RAM Символом CAS помечен вход выбора столбцов,
УЗ УС
Структура микросхемы включает накопитель (НК), регистр адреса (РгА), дешифраторы кода адреса строк Х и столбцов Y, усилители записи (УЗ) и считывания (УС), усилители регенерации (УР), устройство управления (УУ).
Устройство управления задаёт режимы работы RAS CAS W/R Режим 0 0 0 Запись 0 0 1 Счит.
Работу ОЗУ поясним с помощью временных диаграмм:
При отсутствии разрешающего сигнала CAS за относительно короткое время будет произведена регенерация запоминающих элементов выбран-ной строки. Регенерация заключается в передаче информации из запоминающих элементов адресованной строки в двунаправленные усилители регенерации, с выходов которых информация вновь записывается в те же запоминающие элементы. Таким образом, формируя в каждом цикле обращения последовательность адресов строк, можно за 2m тактов обеспечить полную регенерацию ОЗУ.
После адресации строки подаётся n-разрядный адрес столбца, который также фиксируется в регистре адреса, но по сигналу CAS. Этот код с помощью дешифратора DCY обеспечивает выбор одного из усилителей регенерации. При этом значение сигнала W/R определяет режим работы ОЗУ: запись или считывание.
Задержки сигналов друг относительно друга вызваны причинами, аналогичными причинам статического ОЗУ.
Цикл обращения определяется сигналом RAS.
Предельные значения основных параметров динамических ОЗУ составляют: ёмкость - 256 Кбит, время обращения - 1 мкс, потребляемая мощность – 0,5 Вт.
ЛЕКЦИЯ 14 4.5. ПЗУ. Накопитель ПЗУ представляет собой совокупность обычно 8-разряд-ных ячеек памяти.
В масочных ПЗУ (типа ROM) накопитель имеет словарную организацию. Запоминающий элемент накопителя состоит из биполярного (или поле- Графически масочные ПЗУ изображаются следующим образом: А ROM Принцип построения большинства микросхем этой 1
| |||||||||||||||||||
|
|
Дата добавления: 2014-01-07; Просмотров: 393; Нарушение авторских прав?; Мы поможем в написании вашей работы!
Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет