КАТЕГОРИИ: Архитектура-(3434)Астрономия-(809)Биология-(7483)Биотехнологии-(1457)Военное дело-(14632)Высокие технологии-(1363)География-(913)Геология-(1438)Государство-(451)Демография-(1065)Дом-(47672)Журналистика и СМИ-(912)Изобретательство-(14524)Иностранные языки-(4268)Информатика-(17799)Искусство-(1338)История-(13644)Компьютеры-(11121)Косметика-(55)Кулинария-(373)Культура-(8427)Лингвистика-(374)Литература-(1642)Маркетинг-(23702)Математика-(16968)Машиностроение-(1700)Медицина-(12668)Менеджмент-(24684)Механика-(15423)Науковедение-(506)Образование-(11852)Охрана труда-(3308)Педагогика-(5571)Полиграфия-(1312)Политика-(7869)Право-(5454)Приборостроение-(1369)Программирование-(2801)Производство-(97182)Промышленность-(8706)Психология-(18388)Религия-(3217)Связь-(10668)Сельское хозяйство-(299)Социология-(6455)Спорт-(42831)Строительство-(4793)Торговля-(5050)Транспорт-(2929)Туризм-(1568)Физика-(3942)Философия-(17015)Финансы-(26596)Химия-(22929)Экология-(12095)Экономика-(9961)Электроника-(8441)Электротехника-(4623)Энергетика-(12629)Юриспруденция-(1492)Ядерная техника-(1748) |
Команды управления программой
Psen Системный (внешний) параллельный интерфейс(DA,A,wr,rd.psen) и сетевой последовательный (txd,rxd) в MCS51 Inc P1 и порт Р1 должен быть выходным. Регистр порта – независимый и может быть использован как буферный для временного хранения данных. С другой стороны, состояние регистра по низкому уровню L(Gnd) не совместимо с высоким уровнем H на контакте, так как возможно подключение активного H(+Vcc).Для ввода с контактов необходимо в соответствующих разрядах регистра установить единицы. (1.тестировать правильное исполнение команды RMF и аналогичной функции с битом порта) 2/. модифицировать выходной бит порта P2)
DA[7..0] MCU P0 ale PA P2 A[15..0] A[15..8] P3(/R d,/Wr) a d port P3(txd,rxd) XRAM Code
Рис.3.6. Мультиплексированная системная шина
При обращении к внешней памяти данных Xram и портам (режим memory mapped) по командам movx a,@rj в MCS51 формируются инверсные сигналы Rd и Wr, порт P2 используется для выдачи старших разрядов внешней памяти, а порт P0 для обмена данными и совмещен с младшими разрядами адреса. Если используется внешняя программная память Code, то в командах movc и при чтении команд формируется сигнал чтения psen, при обращении к XRAM –
сигналы чтения / Rd и записи / Wr формируются как альтернативные через порт P3. Направление передачи данных через двунаправленный порт Р0 определяется сигналами записи / Wr или чтения / Rd, которые являются стробами для внешних устройств и признаками готовности MCU, соответственно, к выводу или вводу через порт. При этом исключается одновременный ввод и вывод, что может привести к конфликту на шине.
x {0,1,z} y
Рис.3.6. Драйвер двунаправленного порта P0
Управление Xram и Code разделены (логически и электрически различимы) и соответственно разделены и независимы адресные пространства памяти данных и программ (Гарвардская архитектура)
Команды mcs51 формируют состояние программного счетчика PC при реализации этих операторов в А51. Безусловный переход goto в А51 jmp метка; “ метка” à PC Компилятор А51 выбирает одну из модификаций – sjmp (короткое смещение PC+(+/- 7-битовое смещение)), ajmp (11-битовый адрес в странице с номером PC[15..11]), ljmp (16-битовый адрес) jmp @a+dptr; функциональный switch переход PC=a+dptr call метка; PC à Stack(+SP), метка à PC и переход к подпрограмме. Компилятор выбирает одну из модификаций lcall (16-битовый адрес перехода) или acall (11-битовый адрес в странице) ret; Stack(SP-) à PC возврат из подпрограммы В следующих командах компилятор формирует всегда (+/- 7-битовое смещение)
jc/jnc метка jz/jnz метка, переход, если АСС (=0)/(!=0) jb/jnb bit, метка; переход по значению бита примерjb ACC.0,start переход по значению бита ACC.0 djnz {ri,ad}, метка; [{..}-1, if ({..}#0), PC+ смещение] cjne (ri,@rj,ad},#d, метка; if ({..}#d) PC+смещение; reti – возврат из прерываний
Дата добавления: 2014-12-27; Просмотров: 517; Нарушение авторских прав?; Мы поможем в написании вашей работы! Нам важно ваше мнение! Был ли полезен опубликованный материал? Да | Нет |